|
|
|
|
| LEADER |
02933na a2200229 4500 |
| 003 |
HR-ZaFER |
| 008 |
160221s2019 ci ||||| m||| 00| 0 hr d |
| 035 |
|
|
|a (HR-ZaFER)ferid6888
|
| 040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
| 100 |
1 |
|
|a Sever, Karlo
|9 40596
|
| 245 |
1 |
0 |
|a Sustav sažimajućeg očitavanja za akviziciju 1D signala :
|b diplomski rad /
|c Karlo Sever ; [mentor Damir Seršić].
|
| 246 |
1 |
|
|a Compressive Sensing System for 1D Signal Acquisition
|i Naslov na engleskom:
|
| 260 |
|
|
|a Zagreb,
|b K. Sever,
|c 2019.
|
| 300 |
|
|
|a 40 str. ;
|c 30 cm +
|e CD-ROM
|
| 502 |
|
|
|b diplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Elektroničko i računalno inženjerstvo, šifra smjera: 48, datum predaje: 2019-06-28, datum završetka: 2019-07-10
|
| 520 |
3 |
|
|a Sažetak na hrvatskom: U ovom diplomskom radu opisana je teorijska problematika sažimajućeg očitavanja te je prikazan razvoj cjelovitog sustava za akviziciju i rekonstrukciju signala temeljenog na sažimajućem očitavanju. Naglašen je pristup razvoju rekonstrukcijskog algoritma koji se izvodi na razvojnom sustavu ZedBoard Zynq-7000 ARM/FPGA SoC. U radu je opisana akvizicijska pločica koja se sastoji od šest paralelnih kanala te razvijeni digitalni dizajn za upravljanje istom. Također razvijen je i privremeni sustav s emuliranim akvizicijskim sklopovljem u svrhu razvoja rekonstrukcijskog algoritma koji se sastoji od STM32F4 mikrokontrolera baziranom na ARM Cortex-M4 procesoru povezanog sa ZedBoardom pomoću SPI sučelja kojim se šalju mjerni podaci prema ZedBoardu.
|
| 520 |
3 |
|
|a Sažetak na engleskom: In this master thesis the theoretical side of compressive sensing is described. Furthermore, development of a compressive sensing system for signal acquisition and reconstruction is described. Development of the reconstruction algorithm which is executed on the ZedBoard Zynq-7000 ARM/FPGA SoC development board is highlighted. A signal acquisition board which consists of six parallel channels is described alongside the developed digital design which controls the acquisition board. A temporary system with emulated signal acquisition hardware was developed for the testing purposes of the reconstruction algorithm which consisted of a STM32F4 microcontroler based on an ARM Cortex-M4 processor connected to the ZedBoard over the SPI interface which was used to transmit measurement data to the ZedBoard.
|
| 653 |
|
1 |
|a sažimajuće očitavanje
|a rijetkost
|a akvizicija signala
|a rekonstrukcija signala
|a rekonstrukcija signala
|a mjerna matrica
|a uzorkovanje
|a obrada signala
|a ZedBoard
|a Zynq
|a analogno digitalni pretvornik
|a SPI komunikacija
|
| 653 |
|
1 |
|a compressive sensing
|a sparsity
|a signal acquisition
|a signal reconstruction
|a reconstruction algorithm
|a measurement matrix
|a sampling
|a signal processing
|a ZedBoard
|a Zynq
|a analog to digital converter
|a SPI communication
|
| 700 |
1 |
|
|a Seršić, Damir
|4 ths
|9 40597
|
| 942 |
|
|
|c Y
|
| 999 |
|
|
|c 51310
|d 51310
|