Bipolarni VLSI/ULSI tranzistori s horizontalnim tokom struje

U radu je prikazan pregled postojećih bipolarnih tehnologija. Opisana su ograničenja vertikalnih i lateralnih bipolarnih tranzistora. Zbog smanjenog volumena parazitnih dijelova, lateralni tranzistori imaju male iznose parazitnih kapaciteta i otpora što ih čini pogodnima za primjene gdje se zahtijev...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:29365/Details
Glavni autor: Koričić, Marko (-)
Ostali autori: Biljanović, Petar (Thesis advisor)
Vrsta građe: Knjiga
Jezik: hrv
Impresum: Zagreb : M. Koričić ; Fakultet elektrotehnike i računarstva, 2004.
LEADER 04402nam a2200229uu 4500
005 20190320153239.0
008 s2004 ci a |||||||||| ||hrv|d
035 |a HR-ZaFER 33759 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
041 |a hrv 
080 |a 621.3.049.77  |h MEHANIČKA GRAĐA. STRUKTURA MATERIJALA I KOMPONENTI  |j MIKROELEKTRONIKA. INTEGRIRANI STRUJNI KRUGOVI  |e 621.3.049.7  |9 289 
100 1 |9 30743  |a Koričić, Marko 
245 |a Bipolarni VLSI/ULSI tranzistori s horizontalnim tokom struje :  |b magistarski rad /  |c Marko Koričić ; [mentor Petar Biljanović] 
260 |a Zagreb :  |b M. Koričić ; Fakultet elektrotehnike i računarstva,  |c 2004. 
300 |a 109 str. :  |b ilustr. ;  |c 30 cm +  |e CD 
504 |a Bibliografija str. 104-108. 
520 |a U radu je prikazan pregled postojećih bipolarnih tehnologija. Opisana su ograničenja vertikalnih i lateralnih bipolarnih tranzistora. Zbog smanjenog volumena parazitnih dijelova, lateralni tranzistori imaju male iznose parazitnih kapaciteta i otpora što ih čini pogodnima za primjene gdje se zahtijeva mala disipacija snage. Nadalje, pogodni su za integraciju u BiCMOS proces. Ispitane su mogućnosti skaliranja lateralnih tranzistora izvedenih u SOI tehnologiji. Izvedene su simulacije električkih karakteristika za strukturu s baznim kontaktom na vrhu i za strukturu s bočno izvedenim kontaktom baze. Pokazano je da su glavna ograničenja postojećih lateralnih tranzistora vezana uz procesiranje intrinsične baze. Tehnološki proces za dobivanje tranzistora s horizontalnim tokom struje (HCBT) omogućava dobivanje optimalnih profila primjesa u intrinsičnom tranzistoru. Pri tome je volumen parazitnih dijelova znatno smanjen u odnosu na vertikalne tranzistore. Ispitane su mogućnosti skaliranja te optimiranja profila primjesa za HCBT strukturu. Pokazano je da su karakteristike HCBT-a ograničene litografijom te da je strukturu potrebno skalirati. HCBT izveden u naprednijoj tehnologiji ima visok iznos frekvencije jediničnog pojačanja (fT) te probojnog napona u spoju zajedničkog emitera (BVCEO). To je posljedica dijeljenja naboja između akceptora iz intrinsične i ekstrinsične baze. Analiziran je efekt dijeljenja naboja te je izvedena optimizacija geometrijskih parametara ekstrinsične baze za bolje rješenje kompromisa između fT i BVCEO. Pokazano je da se BVCEO može povećati za 23.6 %, a da se pri tome fT smanji samo 5.7 %. Ključne riječi: vertikalni bipolarni tranzistor, lateralni bipolarni tranzistor, HCBT, skaliranje, frekvencija jediničnog strujnog pojačanja, maksimalna frekvencija osciliranja, probojni napon, ekstrinsična baza, efekt dijeljenja naboja 
520 |a Short overview of current bipolar technologies is given. The limitations of the vertical and lateral devices are presented. Due to the reduced parasitic transistor volume, lateral transistors observe small parasitic capacitances and resistances, which make them attractive for low-power applications. Furthermore, they are suitable for BiCMOS integration. Scaling properties of SOI lateral transistors are investigated. Electrical characteristics simulations for structure with base contact on top and laterally contacted structure are performed. It is shown that lateral devices are limited by intrinsic base processing. Horizontal Current Bipolar Transistor (HCBT) process results in an optimal intrinsic doping profile. Compared to vertical current devices, volume of parasitic regions is reduced. HCBT scaling properties and optimization of the doping profile are examined. It is shown that the electrical characteristics are limited by lithography. Therefore HCBT should be scaled. HCBT processed in an advanced technology has high cut-off frequency (fT) and high common emitter breakdown voltage (BVCEO). This is due to charge sharing between intrinsic and extrinsic base acceptors. Charge sharing effect is analyzed and optimization of extrinsic base geometrical parameters for better fT vs. BVCEO trade-off solution is performed. It is shown that BVCEO can be relatively increased by 23.6 % while fT is decreased by only 5.7 %. Key words: vertical bipolar transistor, lateral bipolar transistor, HCBT, scaling, cut-off frequency, maximum oscillation frequency, breakdown voltage, extrinsic base, charge sharing effects  
700 |4 ths  |9 4015  |a Biljanović, Petar 
942 |c M  |2 udc 
990 |a 31574 
999 |c 29365  |d 29365