Digitalno mjerenje frekvencije i perioda pomoću CPLD sklopa

Sažetak na hrvatskom: U ovom radu razvijen je model digitalnog sustava za mjerenje frekvencije i perioda te je napravljena njegova implementacija na Xilinx CoolRunner2 CPLD sklopu. Sustav ima mogućnost mjerenja frekvencije u području od 100 Hz do 10 MHz, te perioda u području od 0.1 s do 10 s. Nadal...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:45321/Details
Glavni autor: Benc, Antonio (-)
Ostali autori: Vučić, Mladen (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, A. Benc, 2014.
Predmet:
LEADER 02289na a2200241 4500
003 HR-ZaFER
005 20160516012015.0
008 160221s2014 ci ||||| m||| 00| 0 hr d
035 |a (HR-ZaFER)ferid905 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Benc, Antonio  |9 35448 
245 |a Digitalno mjerenje frekvencije i perioda pomoću CPLD sklopa :  |b završni rad /  |c Antonio Benc ; [mentor Mladen Vučić]. 
246 1 |a Measurement of frequency and period based on CPLD device  |i Naslov na engleskom:  
260 |a Zagreb,  |b A. Benc,  |c 2014. 
300 |a 35 str. ;  |c 30 cm +  |e CD-ROM 
502 |b preddiplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Elektroničko i računalno inženjerstvo, šifra smjera: 35, datum predaje: 2014-06-13, datum završetka: 2014-07-14 
520 3 |a Sažetak na hrvatskom: U ovom radu razvijen je model digitalnog sustava za mjerenje frekvencije i perioda te je napravljena njegova implementacija na Xilinx CoolRunner2 CPLD sklopu. Sustav ima mogućnost mjerenja frekvencije u području od 100 Hz do 10 MHz, te perioda u području od 0.1 s do 10 s. Nadalje, sustav samostalno odabire mjerenje frekvencije ili perioda, ovisno o frekvenciji ulaznog signala. Model sklopovlja razvijen je jeziku VHDL i optimiran je za implementaciju na CPLD sklopu CoolRunner2, ali ga je moguće jednostavno implementirati i na drugim programabilnim sklopovima. 
520 3 |a Sažetak na engleskom: In this thesis, a model of digital system for frequency and period measurement is developed and implemented on Xilinx CoolRunner2 CPLD device. The system supports measuring of period in the range from 0.1 s to 10 s and frequency in the range from 10 Hz to 10 MHz. It also supports automatic choice between measurement of frequency and period, depending on the frequency of the input signal. The model is developed in VHDL and it is optimized for implementation on CoolRunner2 CPLD. However, it can be easily implemented on various other programmable devices. 
653 1 |a mjerenje frekvencije  |a mjerenje perioda  |a programabilni logički sklop  |a CPLD  |a Cool Runner II 
653 1 |a frequency measurement  |a period measurement  |a programmable logic device  |a CPLD  |a CoolRunner II 
700 1 |a Vučić, Mladen  |4 ths  |9 9571 
942 |c Z  |2 udc 
999 |c 45321  |d 45321