Izvedba digitalnog video sučelja na procesoru FRISC

Sažetak na hrvatskom: Razvijen na našem fakultetu, procesor FRISC veliki je izvor znanja svim studentima, te onima koji imaju interes u području arhitekture računala. Koristeći Xilinx razvojne alate, te ZedBoard razvojnu ploču, cilj ovog rada bio je projektirati i izvesti sučelje prema vanjskoj dina...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:49566/Details
Glavni autor: Mišković, Stipe (-)
Ostali autori: Kovač, Mario (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, S. Mišković, 2016.
Predmet:
LEADER 02398na a2200229 4500
003 HR-ZaFER
008 160221s2016 ci ||||| m||| 00| 0 hr d
035 |a (HR-ZaFER)ferid3940 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Mišković, Stipe 
245 1 0 |a Izvedba digitalnog video sučelja na procesoru FRISC :  |b završni rad /  |c Stipe Mišković ; [mentor Mario Kovač]. 
246 1 |a Implementation of digital video interface using FRISC processor  |i Naslov na engleskom:  
260 |a Zagreb,  |b S. Mišković,  |c 2016. 
300 |a 53 str. ;  |c 30 cm +  |e CD-ROM 
502 |b preddiplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Računalno inženjerstvo, šifra smjera: 40, datum predaje: 2016-06-17, datum završetka: 2016-07-11 
520 3 |a Sažetak na hrvatskom: Razvijen na našem fakultetu, procesor FRISC veliki je izvor znanja svim studentima, te onima koji imaju interes u području arhitekture računala. Koristeći Xilinx razvojne alate, te ZedBoard razvojnu ploču, cilj ovog rada bio je projektirati i izvesti sučelje prema vanjskoj dinamičkoj memoriji i digitalnom video izlazu. Koristili smo AXI sučelje, pomoću kojeg smo povezali naš procesor s vanjskom memorijom, te je napravljena vlastita IP jezgra kako bi se omogućio video izlaz. Iako projekt nije u potpunosti implementiran, u vidu grafičkih procedura za ispis, ova nadogradnja FRISC-a je veliki napredak, te dobra osnova za budući razvoj. 
520 3 |a Sažetak na engleskom: Developed on our faculty, FRISC processor represent a big platform of knowledge to all of students, and everyone who is intersted in domain of computer architecture. Using Xilinx developing tools, and ZedBoard developing board, a goal of this assignment was implementation of externeal dynamic random-acess memory and digital video interface. We were using AXI interface to connect our processor to external dynamic memory, and own IP core was built to enable video interface. Although this project wasn’t completed in full, in terms of graphic procedures, this upgrade of FRISC processor is a big progress, and good base for future development. 
653 1 |a FRISC  |a AXI  |a Xilinx  |a ZedBoard  |a vanjska dinamička memorija  |a video izlaz  |a IP jezgra 
653 1 |a FRISC, AXI  |a Xilinx  |a ZedBoard  |a external dynamic memory  |a digital video interface  |a IP core 
700 1 |a Kovač, Mario  |4 ths 
942 |c Z 
999 |c 49566  |d 49566