Analiza algoritama za kriptiranje na procesoru RISC-V
Sažetak na hrvatskom: U ovome radu su analizirani podaci koji su dobiveni mjerenjem vremena izvođenja algoritama za kriptiranje SHA-1 i SHA-256 na procesoru RISC-V. Naveden je cjelokupni postupak koji je potreban da se uspostavi radno okruženje koje je potrebno za izvođenje tih algoritama, kako bi s...
Permalink: | http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:50956 |
---|---|
Glavni autor: | Žuglić, Ivan (-) |
Ostali autori: | Hofman, Daniel (Thesis advisor) |
Vrsta građe: | Drugo |
Impresum: |
Zagreb,
I. Žuglić,
2019.
|
Predmet: |
procesor
> arhitektura procesora
> dizajn arhitekture procesora
> funkcija sažimanja
> sažetak
> algoritam kriptiranja
> šifriranje (kriptiranje)
> skup naredbi
> arhitektura skupa naredbi
> baza arhitekture skupa naredbi
> prevoditelj
> cross compiler
> vremenska složenost
> vrijeme izvođenja
> SHA-1
> SHA-256
> RISC-V
> Intel i5-2500
processor
> processor architecture
> processor architecture design
> hash function
> hash
> cryptographic algorithm
> encryption
> instruction set
> instruction set architecture
> instruction set architecture base
> compiler
> cross compiler
> time complexity
> runtime
> SHA-1
> SHA-256
> RISC-V
> Intel i5-2500
|