|
|
|
|
LEADER |
02712na a2200229 4500 |
003 |
HR-ZaFER |
008 |
160221s2019 ci ||||| m||| 00| 0 en d |
035 |
|
|
|a (HR-ZaFER)ferid7147
|
040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
100 |
1 |
|
|a Tomić, Ivan
|9 35773
|
245 |
1 |
0 |
|a Projektiranje petstupanjskog križno prospojenog relaksacijskog oscilatora u 180 nm CMOS tehnologiji :
|b završni rad /
|c Ivan Tomić ; [mentor Adrijan Barić].
|
246 |
1 |
|
|a Design of five-stage cross-coupled relaxation oscillator in 180-nm CMOS technology
|i Naslov na engleskom:
|
260 |
|
|
|a Zagreb,
|b I. Tomić,
|c 2019.
|
300 |
|
|
|a 20 str. ;
|c 30 cm +
|e CD-ROM
|
502 |
|
|
|b preddiplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Elektronika, šifra smjera: 36, datum predaje: 2019-06-14, datum završetka: 2019-07-12
|
520 |
3 |
|
|a Sažetak na hrvatskom: Opisan je postupak projektiranja petstupanjskog križno prospojenog relaksacijskog oscilatora koji generira takt frekvencije 32 kHz u 180 nanometarskoj tehnologiji u programskom paketu Cadence. Provedene su osnovne simulacije kako bi se provjerila funkcionalnost u nominalnim uvjetima rada uz napon napajanja od 1,2 V i potrošnju struje do 250 nA. Nakon toga provedene su simulacije za rubne tehnološke parametre. Razlike u tehnološkim parametrima je potrebno uzeti u obzir jer pri proizvodnji dolazi do malih razlika između dvije komponente koje bi u potpunosti trebale biti iste. Prilagođen je sklop kako bi bio unutar zadanih specifikacija za sve moguće slučajeve. Nakon svega nacrtana je topologija sklopa, tj. stvarni izgled sklopa nakon što čip bude procesiran.
|
520 |
3 |
|
|a Sažetak na engleskom: Design procedure of cross-coupled comparator ring oscillator core in 180 nanometer technology that generates 32 kHz frequency is described. Basic simulations have been carried out to check functionality in nominal conditions with voltage supply of 1.2 V and current consumption up to 250 nA. After that, corner simulations have been done. Differences in technological parameters must be taken in consideration because there are small differences in production between two components that should be the same. Block has been adjusted to satisfy given specifications for every possible case. After everything, layout has been drawn which shows how the block will look after the chip is processed.
|
653 |
|
1 |
|a elektronika
|a mikroelektronika
|a integrirani sklopovi
|a oscilatori
|a relaksacijski oscilatori
|a mješoviti signali
|a čip dizajn
|a Cadence
|
653 |
|
1 |
|a electronics
|a microelectronics
|a integrated circuits
|a oscillators
|a relaxation oscillators
|a mixed signal
|a chip design
|a Cadence
|
700 |
1 |
|
|a Barić, Adrijan
|4 ths
|9 10368
|
942 |
|
|
|c Z
|
999 |
|
|
|c 51702
|d 51702
|