Izvedba i optimizacija sustava procesora FRISC

Sažetak na hrvatskom: U ovom radu proučava se logika sustava procesora FRISC. Razmatraju se karakteristike ovog procesora te se opisuje postojeća verzija dizajna izvedenog na FPGA sklopu. Na osnovu opisa postojećeg dizajna razrađuju se ideje za daljnji razvoj i optimizaciju s naglaskom na protočnoj...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:45949/Details
Glavni autor: Duspara, Alen (-)
Ostali autori: Kovač, Mario (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, A. Duspara, 2015.
Predmet:
LEADER 02500na a2200241 4500
003 HR-ZaFER
005 20160623141014.0
008 160221s2015 ci ||||| m||| 00| 0 hr d
035 |a (HR-ZaFER)ferid2368 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Duspara, Alen  |9 37261 
245 1 0 |a Izvedba i optimizacija sustava procesora FRISC :  |b diplomski rad /  |c Alen Duspara ; [mentor Mario Kovač]. 
246 1 |a Implementation and optimization of FRISC based system  |i Naslov na engleskom:  
260 |a Zagreb,  |b A. Duspara,  |c 2015. 
300 |a 42 str. ;  |c 30 cm +  |e CD-ROM 
502 |b diplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Računalno inženjerstvo, šifra smjera: 55, datum predaje: 2015-06-30, datum završetka: 2015-07-01 
520 3 |a Sažetak na hrvatskom: U ovom radu proučava se logika sustava procesora FRISC. Razmatraju se karakteristike ovog procesora te se opisuje postojeća verzija dizajna izvedenog na FPGA sklopu. Na osnovu opisa postojećeg dizajna razrađuju se ideje za daljnji razvoj i optimizaciju s naglaskom na protočnoj strukturi upravljačke jedinice. Predočavaju se nedostaci sustava koji ograničavaju mogućnosti njegova rada i prikazuje se tok izvedbe novog dizajna. U sustav procesora FRISC se dodaje nova vanjska jedinica koja predstavlja sučelje s LCD zaslonom te se prikazuje izvedba upravljačkog programa u asemblerskom jeziku FRISC procesora koji omogućava crtanje osnovnih grafičkih primitiva i znakova.  
520 3 |a Sažetak na engleskom: This paper examines the logic of FRISC based system. Main characteristics of this processor are being studied by describing the existing design made on FPGA device. The paper elaborates the ideas for further developments and optimization focusing on the structure of pipeline in control unit. The disadvantages that limit the possibilities of system are being presented. Paper shows workflow through designing a new system and adding an interface to external LCD module. Also, the implementation of driver program for drawing graphical primitives and characters on the LCD screen written in FRISC assembly language is described. 
653 1 |a FRISC  |a procesor  |a računalni sustav  |a protočna struktura  |a mikroarhitektura  |a FPGA  |a VHDL  |a E2LP  |a LCD kontroler  |a optimizacija 
653 1 |a FRISC  |a processor  |a computer system  |a pipeline structure  |a microarchitecture  |a FPGA  |a VHDL  |a E2LP  |a LCD controller  |a optimization 
700 1 |a Kovač, Mario  |4 ths  |9 5776 
942 |c Y  |2 udc 
999 |c 45949  |d 45949