Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji

Sažetak na hrvatskom: Ovaj rad predstavlja rješenje za integrirani regulator napona niske potrošnje. LDO (low-dropout) regulator napona projektiran je u UMC 0,18 um CMOS tehnologiji pomoću RNMC (reverse nested Miller compensation) topologije. Regulator karakterizira izlazi napon od 1,455 V, maksimal...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:46544/Details
Glavni autor: Mikulić, Josip (-)
Ostali autori: Barić, Adrijan (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, J. Mikulić, 2015.
Predmet:
LEADER 02215na a2200241 4500
003 HR-ZaFER
005 20160712145413.0
008 160221s2015 ci ||||| m||| 00| 0 en d
035 |a (HR-ZaFER)ferid2538 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Mikulić, Josip  |9 29887 
245 1 0 |a Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji :  |b diplomski rad /  |c Josip Mikulić ; [mentor Adrijan Barić]. 
246 1 |a Design of a voltage regulator in 0.18 um CMOS technology  |i Naslov na engleskom:  
260 |a Zagreb,  |b J. Mikulić,  |c 2015. 
300 |a 27 str. ;  |c 30 cm +  |e CD-ROM 
502 |b diplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Elektronika, šifra smjera: 49, datum predaje: 2015-06-30, datum završetka: 2015-09-22 
520 3 |a Sažetak na hrvatskom: Ovaj rad predstavlja rješenje za integrirani regulator napona niske potrošnje. LDO (low-dropout) regulator napona projektiran je u UMC 0,18 um CMOS tehnologiji pomoću RNMC (reverse nested Miller compensation) topologije. Regulator karakterizira izlazi napon od 1,455 V, maksimalna izlazna struja od 500 uA te potrošnja manja od 4 uA. Regulacija napona napajanja i regulacija izlazne struje iznose 1,25mV/V i 1,08 mV/mA pri 500 uA, respektivno. Projektirani regulator namijenjen je za rad u temeraturnom rasponu od -20 ˚C to 60 ˚C te je prikladan za RFID aplikacije. 
520 3 |a Sažetak na engleskom: This paper proposes the circuit of a low power on-chip voltage regulator. The LDO (low-dropout) voltage regulator is designed in the UMC 0.18 um CMOS technology by using reverse nested Miller compensation (RNMC). The regulator provides an output DC voltage of 1.455 V with the load capability of 500 uA and the total quiescent current consumption of less than 4 uA. The line and load regulation are 1.25 mV/V and 1.08 mV/mA at 500 uA, respectively. The designed regulator is capable of operating in the temperature range from -20 ˚C to 60 ˚C and it is specially suitable for RFID applications.  
653 1 |a RFID  |a LDO  |a regulator napona  |a niska potrošnja 
653 1 |a RFID  |a LDO  |a voltage regulator  |a low power 
700 1 |a Barić, Adrijan  |4 ths  |9 10368 
942 |c Y  |2 udc 
999 |c 46544  |d 46544