Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji
Sažetak na hrvatskom: Ovaj rad predstavlja rješenje za integrirani regulator napona niske potrošnje. LDO (low-dropout) regulator napona projektiran je u UMC 0,18 um CMOS tehnologiji pomoću RNMC (reverse nested Miller compensation) topologije. Regulator karakterizira izlazi napon od 1,455 V, maksimal...
| Permalink: | http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:46544/Similar |
|---|---|
| Glavni autor: | Mikulić, Josip (-) |
| Ostali autori: | Barić, Adrijan (Thesis advisor) |
| Vrsta građe: | Drugo |
| Impresum: |
Zagreb,
J. Mikulić,
2015.
|
| Predmet: |
APA stil citiranja
Mikulić, J., & Barić, A. (2015). Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji: Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji : diplomski rad. Zagreb: J. Mikulić.
Chicago stil citiranjaMikulić, Josip, and Adrijan Barić. Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji: Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji : diplomski rad. Zagreb: J. Mikulić, 2015.
MLA stil citiranjaMikulić, Josip, and Adrijan Barić. Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji: Projektiranje naponskog regulatora u 0,18 um CMOS tehnologiji : diplomski rad. Zagreb: J. Mikulić, 2015.