Sklop za ubrzanje algoritma kodiranja videa za računala visokih performanci

Sažetak na hrvatskom: Porast popularnosti internetskih video usluga dovodi do značajnog porasta udjela video prometa u Internet prometu. Jedan od načina za povećanje performanci sustava za rad s video uslugama je razvoj sklopa za ubrzanje. U ovom radu računalo je povezano s FPGA sklopom korištenjem...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:48553/Details
Glavni autor: Gabrić, Domagoj (-)
Ostali autori: Kovač, Mario (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, D. Gabrić, 2018.
Predmet:
LEADER 02269na a2200229 4500
003 HR-ZaFER
008 160221s2018 ci ||||| m||| 00| 0 hr d
035 |a (HR-ZaFER)ferid5031 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Gabrić, Domagoj 
245 1 0 |a Sklop za ubrzanje algoritma kodiranja videa za računala visokih performanci :  |b diplomski rad /  |c Domagoj Gabrić ; [mentor Mario Kovač]. 
246 1 |a Hardware accelerator for high performance computer based video coding algorithm  |i Naslov na engleskom:  
260 |a Zagreb,  |b D. Gabrić,  |c 2018. 
300 |a 43 str. ;  |c 30 cm +  |e CD-ROM 
502 |b diplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Računalno inženjerstvo, šifra smjera: 55, datum predaje: 2018-06-29, datum završetka: 2018-07-03 
520 3 |a Sažetak na hrvatskom: Porast popularnosti internetskih video usluga dovodi do značajnog porasta udjela video prometa u Internet prometu. Jedan od načina za povećanje performanci sustava za rad s video uslugama je razvoj sklopa za ubrzanje. U ovom radu računalo je povezano s FPGA sklopom korištenjem PCI Express sabirnice. Analiziran je HEVC koder. U programabilnoj logici ostvaren je sklop za izvođenje dijela HEVC kodera. Razvijeno je više verzija sklopa i ispitane su različite arhitekture sustava. Kodiran je video pomoću ostvarenog FPGA sklopa i napravljena je usporedba vremena izvođenja. 
520 3 |a Sažetak na engleskom: Rise in popularity of the internet video services brings us to rise in the internet video traffic. One possibility for enhancing performances of systems for running video services is developing an accelerator. In this thesis personal computer is connected with FPGA logic using the PCI Express bus. HEVC encoder is analyzed. Hardware accelerator for part of the HEVC encoder algorithm is implemented. Multiple versions of accelerator are developed and different architectures are tested. Sample video is encoded using implemented FPGA accelerator and running time comparison is made. 
653 1 |a Video  |a kodek  |a koder  |a FPGA  |a Xilinx  |a Virtex  |a proFPGA  |a VHDL  |a PCI Express 
653 1 |a Video  |a codec  |a encoder  |a FPGA  |a Xilinx  |a Virtex  |a proFPGA  |a VHDL  |a PCI Express 
700 1 |a Kovač, Mario  |4 ths 
942 |c Y 
999 |c 48553  |d 48553