|
|
|
|
LEADER |
02477na a2200229 4500 |
003 |
HR-ZaFER |
008 |
160221s2017 ci ||||| m||| 00| 0 hr d |
035 |
|
|
|a (HR-ZaFER)ferid4952
|
040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
100 |
1 |
|
|a Križaj, Lovro
|
245 |
1 |
0 |
|a Izvedba neuronske mreže korištenjem programirljivih sklopova :
|b diplomski rad /
|c Lovro Križaj ; [mentor Tomislav Hrkać].
|
246 |
1 |
|
|a Implementation of Neural Network Using Programable Devices
|i Naslov na engleskom:
|
260 |
|
|
|a Zagreb,
|b L. Križaj,
|c 2017.
|
300 |
|
|
|a 26 str. ;
|c 30 cm +
|e CD-ROM
|
502 |
|
|
|b diplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Računalno inženjerstvo, šifra smjera: 55, datum predaje: 2017-06-29, datum završetka: 2017-07-06
|
520 |
3 |
|
|a Sažetak na hrvatskom: Ovaj diplmoski rad prolazi kroz mogućnosti implementacije neuronskih mreža na programirljivom sklopovlju. Rad će se fokusirati na korištenje FPGA pločice te navesti neke od prednosti i mana takve implementacije neuronskih mreža. Kroz praktični dio ovaj rad pokazuje neke od problema s kojima se možemo susresti tijekom implementacije neuronske mreže na FPGA pločici te pokazuje kako će mogućnost implementacije neuronske mreže na FPGA pločici ovisiti ponajviše o karakteristikama mreže koju želimo implementirati te mogućnostima FPGA pločice na kojoj to želimo napraviti. Rad pokazuje izrazito veliku važnost dobre analize problema i odabira odgovarajuće FPGA pločice kako se ne bi našli u problemima zbog fizičkih ograničenja odabranog sklopovlja.
|
520 |
3 |
|
|a Sažetak na engleskom: This master thesis explores ability to implement neural networks on programmable devices. This thesis focuses on the use of FPGA devices and lists some of the pros and cons of such implementation for neural networks. Through the practical part this thesis shows some of the problems we can encounter while implementing neural networks for FPGA device. It shows how our ability to implement some neural network on FPGA device will depend on characteristics of the neural network as well as of the FPGA device itself. This thesis will note that the proper analysis of our problem is of critical importance when choosing an FPGA device so that we would not find ourselves in any problems caused by physical restrictions of our device.
|
653 |
|
1 |
|a Neuronske mreže, FPGA
|
653 |
|
1 |
|a Neural network, FPGA
|
700 |
1 |
|
|a Hrkać, Tomislav
|4 ths
|
942 |
|
|
|c Y
|
999 |
|
|
|c 49166
|d 49166
|