FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila

Sažetak na hrvatskom: U ovom radu opisana je kratka teoretska pozadina o sustavu za digitalnu konverziju frekvencije uzorkovanja (eng. Digital down converter, DDC). Sustav se sastoji od kaskade: polinomijalno izoštrenog CIC decimatora (SCIC), SCIC kompenzatora i filtra kanala. Najčešća primjena DDC...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:49299/Similar
Glavni autor: Laznibat, Ivan (-)
Ostali autori: Petrinović, Davor (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, I. Laznibat, 2017.
Predmet:

APA stil citiranja

Laznibat, I., & Petrinović, D. (2017). FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila: FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila : diplomski rad. Zagreb: I. Laznibat.

Chicago stil citiranja

Laznibat, Ivan, and Davor Petrinović. FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila: FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila : diplomski rad. Zagreb: I. Laznibat, 2017.

MLA stil citiranja

Laznibat, Ivan, and Davor Petrinović. FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila: FPGA implementacija digitalnog pretvarača frekvencije bez upotrebe množila : diplomski rad. Zagreb: I. Laznibat, 2017.