|
|
|
|
LEADER |
02342na a2200229 4500 |
003 |
HR-ZaFER |
008 |
160221s2018 ci ||||| m||| 00| 0 hr d |
035 |
|
|
|a (HR-ZaFER)ferid5184
|
040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
100 |
1 |
|
|a Mišković, Stipe
|
245 |
1 |
0 |
|a Sklop za ubrzanje algoritma transkodiranja videa za računala visokih performanci :
|b diplomski rad /
|c Stipe Mišković ; [mentor Mario Kovač].
|
246 |
1 |
|
|a Hardware accelerator for high performance computer based video transcoding algorithm
|i Naslov na engleskom:
|
260 |
|
|
|a Zagreb,
|b S. Mišković,
|c 2018.
|
300 |
|
|
|a 40 str. ;
|c 30 cm +
|e CD-ROM
|
502 |
|
|
|b diplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Računalno inženjerstvo, šifra smjera: 55, datum predaje: 2018-06-29, datum završetka: 2018-07-03
|
520 |
3 |
|
|a Sažetak na hrvatskom: Video danas čini skoro 80% svih podataka na Internetu, te iz godine u godinu sve više raste. Transkodiranje je proces obrade videozapisa koji je veoma zahtjevan, što procesori opće namjene sve teže prate. Zbog toga se javlja potreba za ubrzavanjem dijelova pojedinih algoritama koristeći GPU ili FPGA kako bi se dobili bolji rezultati. U ovom radu izveden je sklop za ubrzanje u FPGA arhitekturi na pločici Virtex-7 koristeći MMI64 sučelje koji radi promjenu rezolucije videozapisa korištenjem algoritma „najbliži susjed“. Cilj rada je bilo ubrzanje, ali rezultat je ipak slično vrijeme izvođenja na obe arhitekture, uz dobru podlogu za daljnji napredak.
|
520 |
3 |
|
|a Sažetak na engleskom: Today, video makes almost 80% of all data on Internet, and grows year after year. Transcoding is a process of video processing that is very demanding, which is for general purpose processors demanding algorithm. That is why there is a need to accelerate parts of algorithms using GPU or FPGA to get better results. In this work, an accelerator is implemented in the Virtex-7 using an MMI64 interface that performs change of video resolution using the "nearest neighbor" algorithm. The goal of the work was to accelerate, but the result is a similar time of execution on both architectures, with a good foundation for further progress.
|
653 |
|
1 |
|a FPGA
|a MMI64
|a FFmpeg
|a VHDL
|
653 |
|
1 |
|a FPGA
|a MMI64
|a FFmpeg
|a VHDL
|
700 |
1 |
|
|a Kovač, Mario
|4 ths
|
942 |
|
|
|c Y
|
999 |
|
|
|c 49523
|d 49523
|