Projektiranje sklopa za testiranje integriranih sklopova u 180 nm CMOS tehnologiji

Sažetak na hrvatskom: Mikroelektronika i integrirani sklopovi predstavljaju okosnicu moderne civilizacije. Osnovna komponenta svakog mikroelektroničkog sklopa je tranzistor čije je otkriće dovelo do nevjerojatnog razvoja poluvodičkih tehnologija, od svog otkrića pa sve do danas. Oscilatori koji gene...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:50798/Details
Glavni autor: Bertolan, Roman (-)
Ostali autori: Barić, Adrijan (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, R. Bertolan, 2019.
Predmet:
LEADER 03794na a2200229 4500
003 HR-ZaFER
008 160221s2019 ci ||||| m||| 00| 0 en d
035 |a (HR-ZaFER)ferid7384 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Bertolan, Roman  |9 40068 
245 1 0 |a Projektiranje sklopa za testiranje integriranih sklopova u 180 nm CMOS tehnologiji :  |b završni rad /  |c Roman Bertolan ; [mentor Adrijan Barić]. 
246 1 |a Design of test interface of integrated circuits in 180-nm CMOS technology  |i Naslov na engleskom:  
260 |a Zagreb,  |b R. Bertolan,  |c 2019. 
300 |a 15 str. ;  |c 30 cm +  |e CD-ROM 
502 |b preddiplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Elektronika, šifra smjera: 36, datum predaje: 2019-06-14, datum završetka: 2019-09-17 
520 3 |a Sažetak na hrvatskom: Mikroelektronika i integrirani sklopovi predstavljaju okosnicu moderne civilizacije. Osnovna komponenta svakog mikroelektroničkog sklopa je tranzistor čije je otkriće dovelo do nevjerojatnog razvoja poluvodičkih tehnologija, od svog otkrića pa sve do danas. Oscilatori koji generiraju signal takta svrstavaju se među najvažnije gradivne blokove integriranih sklopova. Opisani postupak projektiranja zahtijeva duboko poznavanje teorije na razini tranzistora, od osnovnog poznavanja rada pojedinog tranzistora pa sve do toga kako grupe tranzistora zajedno tvore analogne i digitalne sklopove. Kombiniranjem analognih i digitalnih sklopova mogu se postići značajna ostvarenja u mikroelektroničkoj industriji. Kako bi se postigli željeni rezultati i dobio ispravan rad sklopa, bitno je znati da ništa nije idelano te se trebaju ispitati svi mogući realni slučajevi kako bi se na kraju dobio kvalitetan i stabilan proizvod koji će raditi u svim specificiranim uvjetima. U ovom radu opisan je postupak projektiranja ispitnog sklopa za generator takta od 1 Hz u 180 nanometarskoj CMOS tehnologiji. Opisani su podsklopovi koji tvore ispitni sklop. Pomoću sklopovskih simulacija u programskom sustavu Cadence pokazano je kako ispitni sklop ispravno radi u širokom opsegu ulaznih signala te za sve rubne tehnološke parametre. 
520 3 |a Sažetak na engleskom: Microelectronics and integrated circuits are the backbone of modern civilisation.The fundamental building block of any microelectronic circuit is the transistor, since its discovery to this very day. The oscillator is considered to be one of the most important circuit building blocks, since most modern devices require a clock signal. The design process of this project requires deep understanding of the transistor theory, as well as understanding how each circuit block interacts to form the whole integrated circuit. Combining analog and digital circuits can yield significant results in the microelectronics industry. To achieve the desired results and produce a functioning chip, it is of utmost importance that we disconnect from the ideal view of the schematic and accept the non-ideal real world model. This in turn will allow us to be sure that our circuit will function for a wide range of operating conditions. This paper describes the process of designing and implementing a 1 Hz clock generator test interface in180 nm CMOS technology. Every module of the test interface is described independently. With the aid of the Cadence simulation tools, it is shown that the test interface functions properly for a wide variety of operating conditions, input parameters and corner cases. 
653 1 |a CMOS  |a 180nm  |a elektronika  |a ispitni sklop  |a projektiranje čipova  |a projektiranje integriranih sklopova  |a generator takta 
653 1 |a electornics, CMOS techology, chip design, integrated circuit design,clock generator 
700 1 |a Barić, Adrijan  |4 ths  |9 10368 
942 |c Z 
999 |c 50798  |d 50798