Analiza kodiranja videa visoke rezolucije na procesoru RISC-V

Sažetak na hrvatskom: Danas tržištem procesora upravljaju tvrtke Intel, AMD, ARM od kojih nema prostora za druge arhitekture procesora. Potpune specifikacije arhitektura AMD, ARM, Intel su zatvorene, te nisu dostupne svima. Kada bi arhitektura sa dobrim skupom instrukcija bila otvorena, dostupna sv...

Full description

Permalink: http://skupni.nsk.hr/Record/fer.KOHA-OAI-FER:50962/Details
Glavni autor: Katanić, Tomislav (-)
Ostali autori: Hofman, Daniel (Thesis advisor)
Vrsta građe: Drugo
Impresum: Zagreb, T. Katanić, 2019.
Predmet:
LEADER 02761na a2200229 4500
003 HR-ZaFER
008 160221s2019 ci ||||| m||| 00| 0 hr d
035 |a (HR-ZaFER)ferid7308 
040 |a HR-ZaFER  |b hrv  |c HR-ZaFER  |e ppiak 
100 1 |a Katanić, Tomislav  |9 40236 
245 1 0 |a Analiza kodiranja videa visoke rezolucije na procesoru RISC-V :  |b završni rad /  |c Tomislav Katanić ; [mentor Daniel Hofman]. 
246 1 |a High Resolution Video Encoding Analysis on the RISC-V Processor  |i Naslov na engleskom:  
260 |a Zagreb,  |b T. Katanić,  |c 2019. 
300 |a 39 str. ;  |c 30 cm +  |e CD-ROM 
502 |b preddiplomski studij  |c Fakultet elektrotehnike i računarstva u Zagrebu  |g smjer: Računalno inženjerstvo, šifra smjera: 40, datum predaje: 2019-06-14, datum završetka: 2019-07-12 
520 3 |a Sažetak na hrvatskom: Danas tržištem procesora upravljaju tvrtke Intel, AMD, ARM od kojih nema prostora za druge arhitekture procesora. Potpune specifikacije arhitektura AMD, ARM, Intel su zatvorene, te nisu dostupne svima. Kada bi arhitektura sa dobrim skupom instrukcija bila otvorena, dostupna svima, dramatično bi se trebali smanjiti troškovi softvera, dopuštajući mnogo više ponovne upotrebe postojećih otvorenih rješenja. RISC-V ISA nastao je upravo s ovim ciljem, da se napravi dobar skup instrukcija koji će biti otvorena i svima slobodan i besplatan za korištenje. RISC-V arhitektura je još u razvoju te se nadam da će jednog dana biti iznimno korištena. U ovom radu opisan je postupak postavljanja RISC-V Rocket-Chip inačice Linux-a na pločicu ZedBoard, u toj inačici Linux-a se vrši postupak video-kodiranja. 
520 3 |a Sažetak na engleskom: Today, the processor market is managed by Intel, AMD, ARM, which do not have room for other processor architectures. Complete specifications of AMD, ARM, Intel architectures are closed and are not available to anyone. If architecture with a good set of instruction was open, accessible to anyone, result of it would be dramatically reduced software costs, allowing much more reuse of existing open solutions. RISC-IS ISA was created with this goal to make a good set of instructions that will be open and free to use. The RISC-V architecture is still in development and I hope that one day it will be widely used. This document describes the procedure for setting the RISC-V Rocket-Chip version of Linux on a ZedBoard. In that version of Linux, the video encoding process is performed. 
653 1 |a ZedBoard  |a arhitektura skupa instrukcija (ISA)  |a RISC-V  |a Rocket Chip  |a Linux  |a video-kodiranje  |a kvazaar  |a cross-kompajler 
653 1 |a ZedBoard  |a ISA  |a RISC-V ISA  |a Rocket Chip  |a Linux  |a video encoding  |a kvazaar  |a cross-compiler 
700 1 |a Hofman, Daniel  |4 ths  |9 34410 
942 |c Z 
999 |c 50962  |d 50962