|
|
|
|
LEADER |
02901na a2200229 4500 |
003 |
HR-ZaFER |
008 |
160221s2019 ci ||||| m||| 00| 0 hr d |
035 |
|
|
|a (HR-ZaFER)ferid6846
|
040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
100 |
1 |
|
|a Major, Vedran
|9 40400
|
245 |
1 |
0 |
|a Projektiranje i karakterizacija strukture za postavljanje statičke struje prilikom mjerenja S-parametara zavojnica korištenih u prekidačkim istosmjerno-istosmjernim pretvornicima :
|b diplomski rad /
|c Vedran Major ; [mentor Adrijan Barić].
|
246 |
1 |
|
|a Design and characterization of DC bias tee for S-parameter characterization of power inductors used in switching DC-DC converters
|i Naslov na engleskom:
|
260 |
|
|
|a Zagreb,
|b V. Major,
|c 2019.
|
300 |
|
|
|a 25 str. ;
|c 30 cm +
|e CD-ROM
|
502 |
|
|
|b diplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Elektronika, šifra smjera: 49, datum predaje: 2019-06-28, datum završetka: 2019-07-11
|
520 |
3 |
|
|a Sažetak na hrvatskom: Objašnjeno je što je bias tee i kako radi. Detaljno je opisan dizajn bias tee-a i uloga
svih komponenti. Opisan je model bias tee-a korišten u simulacijama te su prikazani
povratni gubici, uneseni gubici i izolacija za nekoliko simulacija. Provedena su mjerenja
dizajniranog bias tee-a na tiskanoj pločici pomoću analizatora mreža u rasponu
od 300 kHz do 100 MHz. Prikazana je usporedba dobivenih rezultata i simulacije te
dobivenih rezultata trenutnog dizajna i prethodnog dizajna. Proces uklanjanja utjecaja
dijelova mjernog sustava na rezultate mjerenja je opisan. Provedena su mjerenja sa zalemljenom
testnom zavojnicom na pločici i izvorom napajanja. Ekstrahiran je model
zavojnice i prikazane su karakteristike zavojnice u ovisnosti o istosmjernoj struji do 3
A. Prikazan je utjecaj DC feed grane na mjerenja.
|
520 |
3 |
|
|a Sažetak na engleskom: The definition of bias tee and how it works has been provided. Bias tee design
and and its components are explained. The model of bias tee use for simulations is
shown and the return loss, insertion loss and isolation are shown for various simulations.
Measurements of the design of bias-tee on PCB are made using vector network
analyzer in range from 300 kHz to 100 MHz. Simulation and measurement comparison and current and previous measurement
comparison are shown. The process of de-embedding parts of the measurement
setup is explained. Measurements with the inductor DUT and DC source are made.
The inductor model is extracted and the inductor characteristics for DC current up to 3
A are shown. The impact of th DC feed on measurements is shown.
|
653 |
|
1 |
|a parazitni model
|a model zavojnice
|a povratni gubici
|a uneseni gubici
|a izolacija
|a DC block
|a DC feed
|a induktivitet
|
653 |
|
1 |
|a parasitic model
|a inductor model
|a return loss
|a insertion loss
|a isolation
|a DC block
|a DC feed
|a inductance
|
700 |
1 |
|
|a Barić, Adrijan
|4 ths
|9 10368
|
942 |
|
|
|c Y
|
999 |
|
|
|c 51127
|d 51127
|