|
|
|
|
LEADER |
02871na a2200229 4500 |
003 |
HR-ZaFER |
008 |
160221s2019 ci ||||| m||| 00| 0 hr d |
035 |
|
|
|a (HR-ZaFER)ferid6708
|
040 |
|
|
|a HR-ZaFER
|b hrv
|c HR-ZaFER
|e ppiak
|
100 |
1 |
|
|a Mušura, Duje
|9 40998
|
245 |
1 |
0 |
|a Dizajn i FPGA implementacija decimacijskog filtra temeljenog na izoštravanju i kompenzaciji amplitude :
|b diplomski rad /
|c Duje Mušura ; [mentor Ana Sović Kržić].
|
246 |
1 |
|
|a Design and FPGA Implementation of Decimation Filter Based on Amplitude Sharpening and Compensation
|i Naslov na engleskom:
|
260 |
|
|
|a Zagreb,
|b D. Mušura,
|c 2019.
|
300 |
|
|
|a 39 str. ;
|c 30 cm +
|e CD-ROM
|
502 |
|
|
|b diplomski studij
|c Fakultet elektrotehnike i računarstva u Zagrebu
|g smjer: Elektroničko i računalno inženjerstvo, šifra smjera: 48, datum predaje: 2019-06-28, datum završetka: 2019-07-10
|
520 |
3 |
|
|a Sažetak na hrvatskom: Proučeni su postupci dizajna i realizacije rekurzivnih FIR decimatora temeljenih na polinomnom izoštravanju i kompenzaciji amplitude. Razvijeni su postupci određivanja optimalnih koeficijenata polinoma koji su izraženi kao sume potencija broja 2 te osiguravaju minmax izoštravanje u područjima preklapanja spektra. Nadalje, za kompenzator je razvijen postupak određivanja optimalnih koeficijenata koji su također izraženi kao sume potencija broja 2, a pritom osiguravaju minimalno odstupanje amplitude u danom području propuštanja. Cjelokupni dizajn decimacijskog filtra napravljen je u Matlab-u. Za dobivene koeficijente te za postojeći fizički ostvariv model izoštrenog CIC filtra razvijen je model decimacijskog filtra bez upotrebe množila pisan u jeziku VHDL. Konačno, model je uhodan na sustavu ZedBoard.
|
520 |
3 |
|
|a Sažetak na engleskom: The procedures for design and realization of recursive FIR decimators based on polynomial sharpening and amplitude compensation have been studied. Procedures for determining the optimal coefficients of polynomials, expressed as sums of power of 2, have been developed providing minmax sharpening in folding bands area. Furthermore, for the compensator, a procedure for determining optimal coefficients which are also expressed as sums of power of 2 was developed, ensuring a minimum deviation of the amplitude in the given passband area. The entire decimation filter design was made using Matlab. For the obtained coefficients and for the existing physically achievable model of the sharpened CIC filter, a multiplier-free model was developed in VHDL. Finally, the model has been launched on the ZedBoard system.
|
653 |
|
1 |
|a FPGA
|a CIC filtar
|a decimacijski filtar
|a izoštravanje polinomom
|a kompenzacija amplitude
|a Zedboard
|
653 |
|
1 |
|a FPGA
|a CIC filter
|a decimation filter
|a polynomial sharpening
|a amplitude compensation
|a Zedboard
|
700 |
1 |
|
|a Sović Kržić, Ana
|4 ths
|9 40241
|
942 |
|
|
|c Y
|
999 |
|
|
|c 51709
|d 51709
|